2015年度  第8期


标题:低功耗格雷码计数器ASIC设计
作者:李镇
作者单位:浙江大学超大规模集成电路设计研究所,浙江 杭州 310027
关键字:格雷码,休眠唤醒,双沿触发器,时钟门控,校准,码距滤波
摘要:针对工业用旋转编码器圈数计量需求,设计了一种低功耗、高可靠性的格雷码计数器芯片。采用多级休眠唤醒模式配合时钟门控,保证平均工作功耗小于30μA,电池供电续航5~10年。针对RC时钟频率漂移,格雷码信号不稳定等问题,引入了时钟校准和码距滤波方式加以解决,增强了系统的可靠性。采用双时钟沿触发寄存器取代标准D触发器的设计,保证了0.25μm 2.5V工艺电路,在1.8V供电条件下也可正常工作。